==xviii
Часть 14 Компьютеры, контроллеры и каналы передачи данных
- Часть 14 Компьютеры, контроллеры и каналы передачи данных 989
- 14.1 Архитектура компьютеров: процессоры и шины 990
- 14.1.1 CPU 990
- 14.1.2 Память 991
- 14.1.3 Накопители большой ёмкости 991
- 14.1.4 Графика, сеть, параллельные и последовательные порты 992
- 14.1.5 Ввод-вывод в реальном времени 992
- 14.1.6 Шина данных 992
- 14.2 Система команд процессора 993
- 14.2.1 Язык ассемблера и машинные коды 993
- 14.2.2 Упрощённый набор команд x86 993
- 14.2.2.A Краткий обзор 993
- 14.2.2.B Небольшое пояснение: адресация аргументов 994
- 14.2.2.C Продолжение обзора системы команд 995
- 14.2.3 Программный пример 996
- 14.3 Шинные сигналы и процесс обмена данными 997
- 14.3.1 Основные сигналы шины: адрес, данные, строб 997
- 14.3.2 Программный ввод-вывод: вывод данных 998
- 14.3.3 Программируемый векторный дисплей 1000
- 14.3.4 Программный ввод-вывод: чтение данных 1001
- 14.3.5 Программный ввод-вывод: регистр состояния 1002
- 14.3.5.A Пример программы: клавиатурный терминал 1003
- 14.3.5.B Общие сведения о битах состояния 1003
- 14.3.6 Программный ввод-вывод: регистры управления 1004
- 14.3.7 Прерывания 1005
- 14.3.8 Обработка прерываний 1006
- 14.3.9 Общее описание прерываний 1008
- 14.3.9.A Разделяемые линии прерываний 1008
- 14.3.9.B Маскирование прерываний 1010
- 14.3.9.C Как прерывания в PC104 дошли до жизни такой 1010
- 14.3.9.D Программные прерывания 1010
- 14.3.10 Прямой доступ к памяти 1010
- 14.3.11 Общий обзор сигналов 8-разрядной шины PC104/ISA 1012
- 14.3.12 PC104 в качестве одноплатной встроенной системы 1013
- 14.4 Типы памяти 1014
- 14.4.1 Постоянная и оперативная память 1014
- 14.4.2 Статическая и динамическая память 1015
- 14.4.3 Статическая память 1016
- 14.4.3.A Временная диаграмма асинхронной статической памяти 1016
- 14.4.3.B Псевдостатическая память 1017
- 14.4.3.C Синхронная статическая память 1018
- 14.4.4 Динамическая память 1018
- 14.4.5 Постоянная память 1021
- 14.4.5.A Архаичные технологии постоянной памяти 1023
- 14.4.5.B Электрически стираемая постоянная память 1023
- 14.4.5.C Флэш-память 1024
- 14.4.5.D Будущее постоянной памяти 1025
- 14.4.6 Итоговый обзор памяти 1026
- 14.5 Другие связные интерфейсы 1027
- 14.6. Параллельные шины и линии связи 1028
==xix
- 14.6.2 Подключение через быструю параллельную шину: два примера 1030
- 14.6.3 Прочие параллельные шины 1030
- 14.6.4 Параллельные шины для связи с периферией 1031
- 14.7 Последовательные шины и линии связи 1032
- 14.7.1 SPI 1032
- 14.7.2 I2C ( «TWI» ) 1034
- 14.7.3 Протокол «1-wire» фирмы Dallas-Maxim 1035
- 14.7.4 JTAG 1036
- 14.7.5 Отказ от линии синхронизации: восстановление тактового сигнала 1037
- 14.7.6 SATA, eSATA и SAS 1037
- 14.7.7 PCI Express 1037
- 14.7.8 Асинхронная передача ( RS-232, RS-485 ) 1038
- 14.7.9 Кодировка Манчестер 1039
- 14.7.10 Двухфазное кодирование 1041
- 14.7.11 Бинарные потоки - подмена битов и RLL 1041
- 14.7.12 RLL кодирование 1041
- 14.7.13 USB 1042
- 14.7.14 FireWire 1042
- 14.7.15 CAN 1043
- 14.7.16 Ethernet 1045
- 14.8 Форматы чисел 1046
- Обзор Части 14 1049
- @A Процессоры и шины данных 1049
- @B Шиноцентрическая архитектура вычислительных систем 1049
- @C Периферия 1049
- @D Система команд или машинные коды 1049
- @E Параллельная шина PC104/ISA 1049
- @F Другие параллельные шины 1050
- @G Параллельная передача информации 1050
- @H Последовательные интерфейсы 1050
- @I Последовательные соединения 1051
- @J Память 1051
==xix